EPM7000S的全局输入脚GCLK1、OE2 (GCLK2)、OE1、GLCRn

不用的管脚如何处理?

答:不用的全局信号和专用输入管脚,应接地,

如:Global clk,Global clear,Ded input.其他不用的管脚一般悬空。

Maxplus2中的报告文件(*.rpt)详细说明了管脚的接法。

如不用的管脚与外电路相连,为保证不影响外电路,应将此管脚定义为输入脚,但不接逻辑。

EPM7000S的几个全局输入脚GCLK1、OE2 (GCLK2)、OE1、GLCRn都是干什么的?怎么在编程中使用? 

答:

1) GCLK:全局时钟脚,这个脚的驱动能力最强,到所有逻辑单元的延时基本相同,所以如系统有外部时钟输入,建议定义此脚为时钟脚。

如想用其他脚为时钟输入,必须在在菜单:Assign>Global project logic synthesis>Automatic global>把GCLK前面的勾去掉。

这样任意一个I/O脚均可做时钟输入脚 

2)OE2/GCLK2:全局输出使能/全局时钟脚,两者皆可。 

3) OE1:全局输出使能,如有三态输出,建议由此脚来控制(也可由内部逻辑产生输出使能信号),优点和用法同上。 

4) GCLRn:全局清零,如有寄存器清零,建议由此脚来控制(也可由内部逻辑产生清零信号),优点和用法同上。 

5)分配这些脚和分配普通I/O脚是一样的,先在Assign>device中选好器件型号,再在Assign>pin中填入你想分配的管脚号和类型,或直接在原理图中选中input或output,点鼠标右键,选>assign pin,填入你想分配的管脚号,编译一遍即可。

但要注意菜单:Assign>Global project logic synthesis>Automatic。global>中的设置。

10K/6K/3K的全局脚的意义与此相同。

永不止步步 发表于04-11 11:07 浏览65535次
分享到:

已有0条评论

暂时还没有回复哟,快来抢沙发吧

添加一条新评论

只有登录用户才能评论,请先登录注册哦!

话题作者

永不止步步
金币:67410个|学分:306067个
立即注册
畅学电子网,带你进入电子开发学习世界
专业电子工程技术学习交流社区,加入畅学一起充电加油吧!

x

畅学电子网订阅号