-
声音信号无处不在,同时也包含着大量的信息。在日常的生产生活中,我们分析声音信号,便可以简化过程,得到我们想要的结果。随着 DS...
-
The DS90CR287 transmitter converts 28 bits of LVCMOS/LVTTL data into four LVDS data stream...
-
数字地和模拟地处理的基本原则如下:1、模拟地和数字地之间链接(1)模拟地和数字地间串接电感一般取值多大?一般用几uH到数十uH。(2)用0...
-
在尝试将锁相环(PLL)锁定时,你是否碰到过麻烦?草率的判断会延长调试过程,调试过程变得更加单调乏味。根据以下验证通行与建立锁...
-
1:什么是同步逻辑和异步逻辑?(汉王)
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 答案应该与上面问题一致〔补充〕:...
-
1. 拉扎维的《模拟CMOS集成电路设计》
我们研二模电课的教材,老师把这门课讲得可圈可点。当时没意识到有其他书,于是我就把...
-
1) QuartusII对代码进行时序仿真时出现Error: Can't continue timing simulation because delay annotation i...
来自
FPGA|by
银火虫 |发表时间 2016-06-23
|0个回复
-
FPGA是一种可编程的硅芯片,DSP是数字信号处理,当系统设计人员在项目的架构设计阶段就面临到底采用FPGA还是DSP的重要问题。本文将首先分别介绍FPGA和DSP的特点,然后再从...
-
相位匹配时钟分频器
设计人员可使用相位匹配时钟分频器(PMCD)来生成相位匹配的分频输入时钟信号。这与分频时钟的DCM频率综合相似。PMCD还能生成设计中相位匹配但有延迟的时钟信...
-
为什么,是“再说”,因为前面写的有篇博客叫ModelSim难以察觉的问题
废话少说,进入正题:
前些天仿真PLL时,发现PLL没有时钟输出,但是示波器一...
-
选取一家供应商
你面临的第一个问题当然是供应商和器件的选择。通常供应商决策倾向于你以前接触最多的那家——如果你是一位FPGA初学者当然另当别论了。或许这个...
-
从大学时代第一次接触FPGA至今已有10多年的时间,至今记得当初第一次在EDA实验平台上完成数字秒表、抢答器、密码锁等实验时那个兴奋劲。当时由于没有接触到HDL硬件描述语言,设计都...
-
FPGA的基本结构
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程...
-
我们先谈一下FPGA基本知识:
1、硬件设计基本原则
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD...
-
1.硬件设计基本原则
1)速度与面积平衡和互换原则:一个设计如果时序余量较大,所能跑的频率远高于设计要求,能可以通过模块复用来减少整个设计消耗的芯片面积,这就是用速度优势换面...
-
1.建一个总文件夹,如cnt
2.为源代码,测试台文件,仿真各建一文件夹。如src,tb,sim
3.编写源代码,testbench。如cnt.v,tb_cnt.v文件,同时文...
-
电感是储能元件,多用于电源滤波回路、LC振荡电路、中低频的滤波电路等,其应用频率范围很少超过50MHz。对电感而言,它的感抗是和频率成正比的。这可 以由公式:XL = 2πf...
-
小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。其外围电路中环路滤波器的设计好坏...
-
单片射频器件大大方便了一定范围内无线通信领域的应用,采用合适的微控制器和天线并结合此收发器件即可构成完整的无线通信链路。它们可...
-
A7105无线模块相比nRF2401和nRF24L01的寄存器来说,是比较多的,有51个,开始比较难看得懂,但编写程序先要先看一些重要的寄存器,和提供的测试程序,了解其相关的寄存器...