-
在本文中,我们将讨论抖动传递及其性能,以及相位噪声测量技术的局限性。 ...
-
本设计可以创建一个两倍于FPGA时钟频率的脉冲信号。 ...
by
永不止步步 | 发表时间 2014-12-30
|1451次查看
-
上电复位后默认XT2关,ACLK来自XT1,MCLK和SMCLK都来自DCO。
掌握通过对寄存器的 ...
by
期待 | 发表时间 2015-04-07
|1447次查看
-
一个全双工UART(通用异步接收发送器)的串行I/O口,用于实现单片机之间或单片机与微机之间的串行通 ...
by
粽子糖果 | 发表时间 2016-11-17
|1447次查看
-
通过分析TPSN同步协议和星型网络结构的特征,针对无线传感器网络低功耗的特点及其对时钟同步算法精度的 ...
by
lihong | 发表时间 2016-02-27
|1441次查看
-
AVR单片机可运行的实时时钟源程序 ...
by
永不止步步 | 发表时间 2014-03-22
|1441次查看
-
FPGA最小系统包括:FPGA芯片、下载电路、外部时钟、复位电路和电源。如果使用NIOS II软嵌入 ...
by
期待 | 发表时间 2015-10-24
|1439次查看
-
本文介绍了STM32Flash时序、配置等问题。 ...
-
提出一种基于DDS和FPGA技术的通用多通道PCI数据采集卡的实现方案。采用DDS器件输出信号经过整 ...
by
畅学e | 发表时间 2015-05-05
|1438次查看
-
文中提出一种针对多用户数据传输的干扰消除方法,主要用于卫星转发地面多用户数据链路传输中的用户间干扰消 ...
by
娇 | 发表时间 2016-03-07
|1437次查看
-
高速信号有效的建立保持窗口比较小,要让数据和控制信号都落在有效窗口内,数据、时钟或数据之间、控制信号 ...
by
hcay | 发表时间 2015-01-12
|1434次查看
-
在项目中,遇到一个时钟分频电路,我要对其进行仿真,但是由于没有复位端,仿真时输出端的初始态是不确定 ...
-
抖动(jitter)会使数字电路的传输性能恶化,由于信号上升沿或是下降沿在时间轴上的正确位置被取代, ...
by
晴空万里 | 发表时间 2014-08-11
|1428次查看
-
介绍了一个基于MCU内核的时钟系统的设计,给出了其电路结构并详细地分析了系统的工作原理。该系统能生成 ...
by
永不止步步 | 发表时间 2014-04-25
|1428次查看
-
STM32---IWDG独立看门狗的使用;独立看门狗(IWDG)由专用的40kHz的低速时钟驱动,即 ...
by
畅学电子 | 发表时间 2014-09-04
|1426次查看
-
本文章是关于ADC/DAC设计经典问答,涵盖时钟占空比、共模电压、增益误差、微分相位 ...
by
粽子糖果 | 发表时间 2017-06-05
|1426次查看
-
对FPGA设计新手来说,什么时候用DCM、PLL、PMCD和MMCM四大类型中的哪一种,让他们颇为困 ...
by
宝啦宝呀 | 发表时间 2015-05-08
|1425次查看
-
1、为什么要等长,等长的重要性? 在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由 ...
by
lotuse | 发表时间 2016-10-27
|1424次查看
-
抖动定义为信号距离其理想位置的偏离。本文将重点研究时钟抖动,并探讨下面几种类型的时钟抖动:相邻周期抖 ...
by
Dabing | 发表时间 2015-03-31
|1417次查看
-
本文介绍跨时钟域的数据传递方法,是针对2个同源的时钟信号,大家一起看下。 ...
by
银火虫 | 发表时间 2016-04-27
|1415次查看