-
当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态 ...
by
露水非海 | 发表时间 2016-05-07
|1016次查看
-
本文主要对FPGA/CPLD的复位电路设计进行了说明。 ...
by
晓晓nn | 发表时间 2016-07-06
|1008次查看
-
现在已经有越采越多的用户使用可编程器件如FPGA、CPLD等进行PCI设备的开发。本文所论述的PCI ...
by
宝啦宝呀 | 发表时间 2015-05-12
|1000次查看
-
FPGA/CPLD设计流程:1.电路设计与输入;2.功能仿真 又名:前仿真;3.综合优化;4.综合后 ...
by
期待 | 发表时间 2015-09-24
|989次查看
-
本文主要介绍了ARM,DSP,FPGA,CPLD,SOPC,SOC区别和联系
...
by
莫北北 | 发表时间 2014-11-26
|988次查看
-
根据FPGA 和CPLD 器件的结构特点,提出了利用VHDL硬件描述语言对FPGA和CPLD器件进行 ...
by
齐欣 | 发表时间 2015-06-30
|987次查看
-
以下是一个在设计中常犯的错误列表这些错误常使得你的设计不可靠或速度较慢为了提高你的设计性能和提高速度 ...
-
如何根据项目选择FPGA/CPLD器件。 ...
by
永不止步步 | 发表时间 2015-05-30
|950次查看
-
本文讨论的四种常用 FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同 ...
by
Dabing | 发表时间 2015-02-03
|936次查看
-
通过减少寄存器间的逻辑延时来提高工作频率,或通过流水线设计来优化数据处理时的数据通路来满足高速 ...
by
Dabing | 发表时间 2015-02-03
|908次查看
-
尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异, ...
by
露水非海 | 发表时间 2016-06-12
|881次查看
-
可以毫不夸张的讲,FPGA/CPLD能完成任何数字器件的功能,上至高性能CPU,下至简单的74电路 ...
by
期待 | 发表时间 2015-05-13
|853次查看
-
当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态险 ...
by
畅学e | 发表时间 2015-04-17
|850次查看
-
本文主要根据FPGA与CPLD的结构特点和工作原理进行分类和辨别 ...
by
苏坡凹凸曼 | 发表时间 2014-12-03
|835次查看
-
在第一章里,我们已经讨论了FPGA/CPLD的开发流程以及编译过程中产生的各种网表。在本章,我们也讨 ...
by
期待 | 发表时间 2015-05-04
|804次查看
-
在FPGA/CPLD设计中频繁使用的状态机,常出现一些稳定性问题,本文提出了一些解决方法,实验表明该 ...
by
Dabing | 发表时间 2015-02-03
|803次查看
-
CPLD和FPGA都属于ASIC器件,但由于结构上的差异两者又拥有各自的差异化特点。 ...
by
hcay | 发表时间 2015-01-27
|798次查看
-
FPGA与CPLD的区别 ...
by
永不止步步 | 发表时间 2013-11-14
|778次查看
-
FPGA/CPLD能做什么呢?FPGA/CPLD有什么区别呢?文章为大家介绍了这些问题。 ...
by
露水非海 | 发表时间 2016-01-16
|761次查看